当前位置: CompoTech China > 业界资讯 >
 

新思科技提供基于台积公司5奈米制程的广泛IP组合,加速高性能计算的SoC设计

本文作者:新思科技       点击: 2020-06-03 16:18
前言:
高品质DesignWare接口和基础IP提供领先的功耗、性能和面积
2020年6月3日--新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)今天宣布推出基于TSMC 5奈米制程的业界最广泛的高品质IP组合, 用于高性能计算片上系统(SoC)的开发。基于台积公司制程技术的DesignWare® IP核组合,包括最广泛使用的高速协议接口IP和基础IP,用于加速高端云计算、AI加速器、网络和存储应用的片上系统开发。新思科技市场领先的DesignWare IP核和台积公司5奈米制程的结合,使设计人员能够满足设计性能、功耗和面积要求,同时降低集成风险。
 
台积公司设计基础架构行销事业部资深经理Suk Lee表示:“我们与新思科技的长期合作为双方共同的客户带来基于台积公司最先进制程技术的DesignWare IP核,令客户能够在包括高性能计算在内的广泛市场应用上,实现一次性流片成功。新思科技采用台积公司先进制程技术的DesignWare IP,帮助设计人员迅速将必要的功能融入设计,同时受益于我们最先进的5奈米制程技术的显著功耗和性能提升。”
 
新思科技IP核营销与战略高级副总裁John Koeter表示:“近二十年来,新思科技一直为台积公司每一代工艺技术提供高品质DesignWare IP,具有无与伦比的功耗、性能和面积优势。通过在台积公司5奈米工艺技术上提供业界最广泛的接口和基础IP组合,新思科技正在帮助我们的共同客户加快发展,迎接高性能计算片上系统的新时代。”
 
上市和资源
针对高性能计算片上系统的台积公司 5奈米工艺技术的DesignWare Interface和foundationIP,计划在2020年第二季度末发布。查询详情,请访问
DesignWare Interface Controller和PHY IP网页
DesignWare Foundation IP网页

DesignWare IP核简介
新思科技是面向芯片设计提供高质量、硅验证IP核解决方案的领先供应商。DesignWare IP核组合包括逻辑库、嵌入式存储器、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及将IP集成到芯片,新思科技IP Accelerated计划提供IP原型设计套件、IP软件开发套件和IP子系统。新思科技对IP品控的大量投入、全面的技术支持以及强大的IP开发方法使设计人员能够降低整合风险,并加快上市时间。垂询DesignWare IP核详情,请访问https://www.synopsys.com/designware-ip.html
 
新思科技简介
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)是众多创新型公司的 Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第15大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统(SoC)设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品。有关更多信息,请访问www.synopsys.com