当前位置: CompoTech China > 业界资讯 > EDA/PCB >
 

Cadence Virtuoso定制IC设计平台助力WillSemi提升模拟IC设计的稳健性和交付速度

本文作者:Cadence公司       点击: 2018-03-26 12:10
前言:
2018年 3月26日--楷登电子(美国Cadence公司,NASDAQ: CDNS)今日宣布,WillSemi采用Cadence Virtuoso 定制集成电路设计平台,增强了模拟集成电路设计的可靠性,并缩短了产品的总体上市时间。较此前部署的行业解决方案,WillSemi采用Cadence定制集成电路设计流程不仅将模拟设计和实现时间减半,总设计周期时间也缩短了三分之一。
 
如需了解Cadence定制集成电路设计工具的更多信息,请访问www.cadence.com/go/virtuosocustomdesign
 
Cadence定制设计流程工具帮助WillSemi集成电路设计团队实现了如下目标:
• 采用Virtuoso电路原理图编辑器与Virtuoso版图套件将总周转时间缩短30-50%:Virtuoso电路原理图编辑器内置种类齐全的的,用于各种仿真的,定义明确的元件库,可以加快模拟电路的设计时间。同时,其便捷的连线功能在大幅缩短电路原理图创建时间的同时减少错误发生。采用Virtuoso版图套件,WillSemi团队可以用基于电路原理图约束条件的方法来提高版图设计的效率,并提升正确率。
• 采用Virtuoso模拟设计环境提高设计稳健性:在保证工程师易上手的同时,可以快速检测电路设计问题,加快调试进程优化设计效率。
• 采用Spectre® 电路仿真平台增加仿真吞吐量,提高生产效率:采用Spectre® 电路仿真平台,WillSemi可以在整个设计周期保持设计完整性,增加仿真吞吐量,提高生产效率,。

“我们先前的设计流程采用不同EDA供应商的多个产品,很难协调一致地运行,” WillSemi研发副总裁纪刚表示。“Cadence Virtuoso定制集成电路设计平台更加流畅,帮助我们解决集成电路在设计、验证和实现过程中面临的严峻挑战,因此得以将产品更快交付市场,这要归功于Cadence设计流程的易用和高效,以及Cadence工程师们为我们提供的巨大支持。”
 
Virtuoso定制集成电路设计平台提供完整的设计解决方案,可以优化生产效率并提高设计质量。该平台支持Cadence系统设计实现战略(SDE),帮助系统和半导体公司高效开发完整、更具差异化的终端产品。

关于楷登电子 Cadence
Cadence 公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP 和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence 公司创新的“系统设计实现”(SDE)战略,将帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、汽车电子、航空、物联网、工业应用等其他的应用市场。Cadence 公司同时被财富杂志评选为“全球年度最适宜工作的100家公司”之一。了解更多,请访问公司网站
www.cadence.com