当前位置: CompoTech China > 业界资讯 > EDA/PCB >
 

Iluvatar CoreX 选择使用 Mentor 的 Veloce Strato 硬件加速仿真平台验证 AI 芯片和

本文作者:Mentor       点击: 2019-07-10 11:12
前言:
2019年7月10日--Mentor, a Siemens business 日前宣布,人工智能 (AI) 芯片专业公司 Iluvatar CoreX 已在 Veloce™ Strato 硬件加速仿真平台上进行了标准化,以验证他们的 AI 云培训片上系统 (SoC) 芯片集和专有软件平台。Iluvatar CoreX 创立于 2015 年 12 月,旨在满足迅速发展的 AI 领域对可扩展型高性能芯片解决方案的日益增长的需求,为周边器件和基于云的应用程序实现高级人工智能。
 
“Iluvatar 的解决方案利用超大规模并行计算架构的优势克服了当前芯片设计的局限性,”Iluvatar CoreX 研发副总裁 Rachel Fan 表示,“Mentor 的 Veloce 虚拟解决方案,例如 Veloce VirtuaLab PCIe 和 Veloce Protocol Analyzer,是我们验证环境的关键要素,对于软硬件验证和调试尤其如此。”
 
AI 的出现为颠覆性半导体创新创造了独特的机会,这类创新由飞速发展的终端应用程序推动,例如 ADAS、3D 面部识别、语音和图像处理以及智能搜索。AI 芯片成功发展面临的挑战之一是,这些芯片设计验证提出的一系列独特要求,包括优化可扩展性、确定性和虚拟化以及 100% 调试可见性 — 这些正是 Veloce 硬件加速仿真平台的主要优势:
• 可扩展性:Veloce Strato 硬件加速仿真平台可从 4000 万门级扩展到 150 亿门级,使客户能够开发大规模且高度复杂的 AI 设计,而不会影响硬件加速仿真性能或验证进度。
• 虚拟化:Veloce Strato 硬件加速仿真平台可虚拟化设计验证所需的所有信息。无论是使用其验证元件库还是其他来源的元件,Veloce 都能提供对验证套件执行的完全可见性和控制。
• 确定性:Veloce Strato 硬件加速仿真平台提供具有完全确定性的功能。客户可以重复运行硬件或软件测试,不断探测硬件和单步执行代码,直到了解设计行为的各个方面。
• 调试:IC 设计的复杂性催生了对设计内部广泛可见性的需求,以了解芯片调通过程中出现的细微问题。Veloce Strato 硬件加速仿真平台拥有足够快的执行速度、完全可见性和易于使用的模型创建和模型更新,可满足贯穿整个设计开发周期的所有调试需求。
 
“Veloce Strato 将继续引领 AI 芯片验证,”Mentor 硬件加速仿真部副总裁兼总经理 Eric Selosse 表示,“我们很荣幸能够将 Iluvatar CoreX 添加到不断扩大的 AI 客户名单中。Iluvatar 高度创新的芯片设计展示了 Veloce 为复杂 AI 设计验证提供的独特优势。”