2018年3月28日--基于现场可编程门阵列(FPGA)的硬件加速器器件和嵌入式FPGA(eFPGA)领域内的领导性企业Achronix半导体公司(Achronix Semiconductor Corporation)日前宣布:与专注于下一代无线通信加速的半导体知识产权(IP)企业AccelerComm有限公司达成合作。AccelerComm专利申请中的极化码(Polar Code)已经被移植到Achronix的FPGA产品组合中,从而支持客户实现更快速的产品上市,并为使用New Radio新无线的5G增强移动宽带(eMBB)技术方案提供客制化服务。AccelerComm的IP已经被集成到ACE设计工具中,以用于Achronix的SpeedcoreTM 嵌入式FPGA(eFPGA)技术。
极性前向纠错(Forward Error Correction,FEC)码被用于高性能5G系统中的控制通道。AccelerComm的极化码解决方案基于一种独特的存储架构,可在正确的时间将正确的信息传送给正确的处理单元,从而改善硬件效率、功率效率和延迟性。随着这款IP适用于Achronix Speedcore eFPGA阵列结构,可实现比其它可选的、基于软件的方法更低的功耗和更高的吞吐量。在搭载了eFPGA的特定用途集成电路(ASIC)或系统级芯片(SoC)中实例化极化码IP,可使集成化解决方案具有最小的通信延迟和最低的功耗。
“我们非常高兴能够与AccelerComm合作,来进一步丰富Achronix的合作伙伴计划,”Achronix产品规划和业务发展高级总监Mike Fitton说道。“通过在我们的eFPGA中将AccelerComm行业领先的极化码实现实例化,能够支持搭载了Speedcore eFPGA的ASIC和SoC通过更新来支持全新标准。我们看到,对新需求和新兴标准进行灵活再编程的能力,将成为高性价比的部署5G的基本条件。”
Achronix和AccelerComm将继续为未来的5G版本开发解决方案。“5G标准需要创新性的开发活动,特别是需要开发超可靠、低延迟通信和大规模机器类通信所需的新特性。”AccelerComm董事长兼代理首席执行官Tom Cronk评论道。“5G Release 16规范中的这些新元素要求面向新出现的波形和新编码进行创新。AccelerComm在IP工程中的卓越表现加上Achronix灵活的硬件加速产品组合,可为客户提供一种强大的手段来支持永不过时的通信基础设施部署。”
关于Speedcore 嵌入式FPGA(eFPGA)
Speedcore嵌入式FPGA(eFPGA)IP产品可以被集成到ASIC或者SoC之中,以提供定制的可编程芯片结构。客户通过细化其所需的逻辑功能、存储器和DSP资源,然后Achronix将配置Speedcore IP以满足其个性化的需求。Speedcore查找表(LUT)、RAM单元和DSP64单元可以像积木一样组装起来,从而为任何应用创建最优化的可编程功能结构。
关于AccelerComm有限公司
AccelerComm是一家专精于信道编码解决方案的半导体IP内核公司。它带给市场的首个产品是用于5G New Radio新无线控制通道的极化码IP,该IP与3GPP规范完全兼容,并且有一个可提供最少硬件需求和最佳功率特性的创新型存储架构。其创新性的turbo编码技术支持比现有产品高10倍的吞吐量和10 倍的延迟改进,从而使其成为满足LTE Advanced Pro需求的理想选择。AccelerComm是率先为3GPP New Radio新无线控制通道提供极性编码器和解码器解决方案的公司之一。更多信息,请访问:www.accelercomm.com。
关于Achronix半导体公司
Achronix是一家私有的、采用无晶圆厂模式的半导体公司,总部位于美国加利福尼亚州圣克拉拉市。公司开发了自己的FPGA技术,该技术是Speedster22i FPGA及Speedcore eFPGA技术的基础。Achronix的所有FPGA产品均由其ACE设计工具提供支持,该工具还集成了对Synopsys(纳斯达克股票市场代码:SNPS)Synplify Pro工具的支持。公司在美国、欧洲和中国都设有销售办公室和代表处,在印度班加罗尔设有一间研发和设计办公室。更多信息,请访问:http://www.achronix.com
Achronix和Speedster是Achronix Semiconductor Corporation的注册商标,Speedcore和Speedchip是Achronix Semiconductor Corporation的商标。所有其它品牌、产品名称和商标都各自属于其所有者的财产。