2018年2月2日--领先的嵌入式分析技术开发商UltraSoC日前宣布:其RISC-V处理器跟踪解决方案开始全面供货,这是业界首款商用RISC-V处理器跟踪IP产品,也是RISC-V生态系统中关键的推动性技术。该跟踪功能的加入意味着UltraSoC可以提供最全面的RISC-V商业化调试解决方案。
去年6月,UltraSoC公司已宣布计划开发处理器跟踪技术,当时还详细公布了一种跟踪技术规范,并考虑将其作为RISC-V开放标准的一部分。
UltraSoC的解决方案得到了包括晶心科技(Andes Technology)、Codasip、美高森美(Microsemi)、Roa Logic、SiFive和Syntacore等在内的主要RISC-V处理器供应商和多家工具供应商的支持。除了作为一种独立的IP模块来集成至UltraSoC的SoC架构中,公司还提供各种不同的打包选择项来使RISC-V设计人员快速上手并实现运转,而无须将UltraSoC用于其他功能。这些打包选项覆盖了全面的产品配置,从结合了简单的运行控制和采用USB作为调试接口的轻量级产品解决方案,到同时带有运行控制和跟踪功能,且可通过JTAG接口或UltraSoC专有的非入侵式、裸金属USB进行连接的更加精妙的解决方案均可提供。UltraSoC仍然是唯一一家支持RISC-V生态系统中所有主要运行控制选项的公司。
非营利性组织RISC-V基金会的执行董事Rick O’Connor评论道:“RISC-V正在重新定义SoC的价值主张:其中一个关键部分是构建一个比开发人员惯用方案更开放、更稳健的生态系统。在技术层面上,处理器跟踪IP的全面供货是该开发性生态系统的关键部分。在RISC-V基金会内部,我们正在致力于实现连接到RISC-V内核的接口的标准化工作,其中也包括接口规范中所提供的处理器跟踪功能;我们很高兴看到UltraSoC支持这项工作,同时也实现了商用供货。”
处理器跟踪功能支持对程序的行为进行详细的、逐条指令式的查看,它于系统开发人员而言是一项关键需求。UltraSoC的RISC-V跟踪编码器同时支持32位和64位RISC-V设计,IP模块可以顺利地与UltraSoC产品组合的其他部分进行集成;其所有产品均采用支持开放架构和业界标准架构方式,在SoC的核心部分设置自分析功能。UltraSoC的嵌入式分析技术可以为设计团队提供支持,在从汽车到企业信息技术(IT)和物联网(IoT)等应用中,帮助管理复杂性和改善上市时间、设计成本、可靠性和安全防护能力。
自从UltraSoC于去年发布其RISC-V跟踪解决方案以来,在更多处理器供应商和合作伙伴的支持下,公司在参与开源架构生态系统方面已经取得明显进展。去年9月,UltraSoC宣布其嵌入式分析IP将通过SiFive DesignShare生态系统对外供货,该生态系统可为任何公司、发明者或创客提供驾驭客制化芯片的能力。去年11月,UltraSoC宣布公司已被选中用于Microsemi的RISC-V产品系列。
UltraSoC将参加于2018年2月27日-3月1日在德国纽伦堡举办的“2018年嵌入式世界展(Embedded World 2018)”,并在位于3A场馆的RISC-V展台上进行展示,展台号为3A-419。UltraSoC首席执行官Rupert Baines将与Mentor Graphics的Russ Klein一起在2月27日上午10点发表题为“RISC-V:仿真并以丰富的、非入侵式的分析技术来应对验证复杂性(RISC-V: Emulation and Rich, Non-Intrusive Analytics Address Verification Complexity)”的论文。该演讲时段将是RISC-V课程(RISC-V Class)活动的一部分,该课程提供了一个聚焦于RISC-V的全天讨论和演讲。关于本次活动的更多细节及安排会面,请访问UltraSoC网站上的活动专页。
关于UltraSoC
UltraSoC是一家独立的SoC基础架构供应商,其产品可以支持基于先进SoC器件去快速实现嵌入式系统的开发。公司总部位于英国剑桥。更多信息,请访问:www.ultrasoc.com