电子设计师要如何应对来自面市时间、低成本、低功耗、复杂功能集成方面的种种压力?显然,在电路设计上,把变与不变结合起来是最高的境界,在具体实现上,在保持电路的继承性的同时让CPLD或者FPGA来满足灵活性需求是个不错的设计选择。为了让更多人了解CPLD器件给系统设计带来的好处,Altera联手电子创新网从即日起正式启动“Altera MAX V CPLD开发套件试用活动“!欢迎工程师朋友报名体验!
Altera公司推出的MAX V CPLD器件非常适合各类市场领域以及对功耗敏感的各种通用设计,包括:固网和无线中的I/O扩展、工业和军事应用中的接口桥接(例如,在不同的电压和I/O标准之间)、消费类中的功耗管理控制、排序或者监控、计算机和存储中的配置控制(例如,FPGA和闪存控制)、广播领域的初始化控制(例如,DSP和处理器控制)以及汽车电子方面的模拟控制(通过脉冲宽度调制器进行)。采用这一套件,您能够:
针对5M570Z CPLD开发设计
测量CPLD功耗(VCCINT和VCCIO)
实现两种不同I/O电压之间的桥接(CPLD Bank 2上的可调VCCIO)
通过四个连接器实现与外部功能和器件的链接。
存储器读写操作:
5M570Z CPLD提供8-Kb用户闪存(UFM)
I2C或者SPI EEPROM (用户安装)
重新使用所提供的实例设计,加速您的CPLD设计。
重新使用套件的PCB电路板和原理图,作为您设计的模型。
要了解更多有MAV器件信息,欢迎登陆Altera官网。
“Altera MAX V CPLD开发套件试用活动”旨在帮助更多人了解MAX V CPLD给设计带来的便利和帮助,我们希望通过试用者的分享,让大家更了解这款CPLD器件在提升设计灵活性上所具备的优势,加速您的创新设计!我们会提供15块MAX V CPLD开发板分两轮试用,根据试用博文的点击率和专家委员会的打分,会评选出15名获奖者,奖品为每人一块MAX V CPLD开发板!另外,Altera还将特别为积分排名前5位的朋友每人加送一部500G大容量移动硬盘!设计工程师、高校师生、科研院所研究人员以及所有FPGA/CPLD爱好者都可以报名参与此次活动。
更多活动信息请登陆“
Altera MAX V CPLD开发套件试用活动”专题!