飞思卡尔发布面向下一代应用感知网络的PowerQUICC™ III处理器架构
本文作者:admin
点击:
2006-07-25 00:00
前言:
飞思卡尔半导体公司构想出一个让所有人都能使用高性能安全网络的世界。为了帮助实现这一构想,飞思卡尔已经开发出一个创新的多核处理器架构,该架构可以处理控制/数据平面、应用感知内容处理、深度包检测、模式匹配、网络许可控制和加密加速——所有这些都在多吉比特速率下进行。
这个高级处理器架构的首次实施是在基于Power Architecture™技术的MPC8572 PowerQUICC™ III系列中进行的。飞思卡尔设计MPC8572系列的目的是:为网络和通信设备开发商提供高性能的单芯片处理器备选产品,以替代在多个系统中运行的、基于高成本低效率的ASIC和FPGA的软件密集型解决方案。
市场调研机构Linley Group的首席分析师Linley Gwennap表示:“飞思卡尔MPC8572处理器平台的设计目的是迅速推广新服务,将网络性能、深度包检测、应用层和服务层感知提升到一个新的水平,并增强广泛的下一代网络接入产品的安全性。这个多核技术平台基于飞思卡尔出类拔萃的嵌入式内核性能、流量管理和安全加速技术,它也是PowerQUICC处理器系列不断创新的下一个步骤。”
飞思卡尔的高级通信处理架构的目标应用包括:多业务路由与交换、防火墙/VPN、一体化安全管理、入侵检测与防护、反病毒、负载平衡、内容交换、应用感知网络设备。下一代架构还将满足无线基础设施设备(比如,无线节点控制器RNC与WiMAX基站)在计算方面的日益严格的要求。
飞思卡尔副总裁兼数字系统部门总经理Lynelle McKay表示:“当前的网络设备厂商正在寻找能帮助他们简化系统设计、构建智能应用协议网络的高度集成的内容处理解决方案。根本上说,我们的单芯片PowerQUICC III架构的设计目的就是帮助推动网络的演进,从单独的控制和数据平面演进到融合的、面向多业务的高感性处理平台。这种处理平台可以解决复杂的网络问题,例如安全性以及其它类型的策略执行。”
关于MPC8572处理器平台
MPC8572处理器基于片上系统(SoC)平台,带有双e500 CPU内核,扩展到1.5GHz。该架构支持对称性和非对称性多处理,使处理器能够同时运行多操作系统,比如实时操作系统和Linux®操作系统。
该处理器带有片上存储器(1MB二级缓存)、DDR2/DDR3控制器以及高速互连选择,包括多千兆以太网控制器、Serial RapidIO与PCI Express支持。这些高速互连可在数据平面中实现与网络处理器和/或ASIC的可扩展连接,而MPC8572则能处理复杂的、计算要求严格的控制平面处理任务。
MPC8572的应用加速平台集成了四个强大引擎:一个查找表单元(TLU),可以降低复杂表搜索和报头检测的负荷;一个模式匹配引擎(PME),用于处理正则表达式(reg-ex)匹配;一个压缩存储空间引擎,用于管理文件解压;一个安全引擎,可以加速虚拟专用网络的IPSec与SSL/TLS密码运算。
广泛的安全合作伙伴生态系统
飞思卡尔的安全和通信处理解决方案得到了广泛的第三方合作伙伴生态系统(包括网络安全领域的专家)的支持。依托这个广泛且不断发展的生态系统,原始设备制造商(OEMs)能够加快产品上市速度,降低开发成本。飞思卡尔已经与Kaspersky实验室及其StreamAV部门结成合作关系,开发飞思卡尔技术构件的原型,以优化反病毒解决方案及其它需要密集内容处理的网络设备。