MIPS公布MIPS64 20Kc核心EEMBC性能指针评分
本文作者:admin
点击:
2003-03-01 00:00
前言:
业界最高效能可授权核心以600Mhz作业频率接受五种应用性能指针测试
半导体业界标准32/64位微处理器架构及核心设计领导厂商MIPS Technologies(荷商美普思科技)日前公布MIPS64 20Kc核心在600Mhz作业频率下,接受嵌入式微处理器性能指针协会(Embedded Microprocessor Benchmark Consortium; EEMBC)所有五种应用性能指针测试的认证结果。20Kc核心在台已有台积电0.13及0.18的硬核;去年六月,联电也正式取得该核心的授权。
EEMBC是一个非营利组织,协同如MIPS Technologies等会员公司为关键的嵌入式应用开发性能测试指针,例如电信、消费者、网络、办公室自动化以及汽车和工业等。EEMBC的性能指针是以这些应用的基本算法和功能为基础,并且提供能够作为良好系统效能比较尺度的工作负荷。
MIPS64 20Kc测试芯片以600MHz核心作业频率执行,并使用Green Hills Software公司的编译器,在out-of-the-box (Version 1.1)性能指针测试下获得下述整体评分:
EEMBC总裁 Markus Levy表示:「我们很高兴为MIPS架构公布20Kc性能指针结果,这是一个广受采纳且普遍使用的架构。MIPS的这项认证性能指针,为工程人员提供一项客观的方法,以协助评估他们的科技,同时验证20Kc核心所能提供的系统阶层效能。EEMBC为标准产品,如20Kc等,提供现成的效能分析工具。其它已公布EEMBC效能评分的MIPS架构授权厂商包括IDT、Intrinsity、NEC和Toshiba。」
20Kc核心是目前最快速的可授权嵌入式微处理器IP,采用台积电0.13微米制程技术提供600MHz典型作业频率和最差状态(worst case)的533MHz作业频率。由于有多家晶圆厂采全客户化硬件处理器核心方式供应,因此半导体公司可选择配合的晶圆制程,加速先进高效能SOC设计的上市时效。
20Kc是根据MIPS64指令集架构而设计,是一个具有7阶管线和双issue的超管线核心;包括一个IEEE754兼容单一指令多重数据(single instruction, multiple data, SIMD)浮点运算单元(FPU)和MIPS-3D™图形延伸。20Kc每一周期可执行二个整数指令或一个整数和一个浮点指令。该核心在600MHz作业频率之下提供1020 DMIPS整数效能(Version 2.1, no inlining)、2.4 GFLOPS尖峰浮点效能以及每秒30M Polygons的几何处理效能。
20Kc为高效能的数字消费性和网络应用提供一项理想的处理器方案,例如办公室自动化的激光打印机、网络应用的高速线路卡(line cards)、路由器和行动基地台、网络储存设备以及高阶数字消费性设备,包括整合式汽车通讯控制系统和数字电视。
MIPS Technologies系统方案总监Brad Holtzinger表示:「EEMBC性能指针测试结果证实20Kc是高效能应用的一项理想选择。当它与我们的SOC-it系统控制器结合,将能大幅简化高阶SOC设计业者所面临的挑战。」
MIPS64 20Kc核心详细效能评分报告,可免费从EEMBC网站(www.eembc.org)的"Search Benchmark Scores"搜寻,或直接点选以下链接:
Telecommunications (http://www.eembc.org/benchmark/score/ScoreReportWin.asp?BenchmarkSeq=394)
Consumer (http://www.eembc.org/benchmark/score/ScoreReportWin.asp?BenchmarkSeq=391)
Networking (http://www.eembc.org/benchmark/score/ScoreReportWin.asp?BenchmarkSeq=392)
Office automation (http://www.eembc.org/benchmark/score/ScoreReportWin.asp?BenchmarkSeq=393)
Automotive/industrial (http://www.eembc.org/benchmark/score/ScoreReportWin.asp?BenchmarkSeq=390)