Cadence益華電腦推出PCB系統關鍵的技術

本文作者:admin       点击: 2003-04-01 00:00
前言:
為了解決將奈米尺寸之元件整合到系統時的差動訊號(Differential Signaling)問題,Cadnece益華電腦 (NYSE: CDN) 宣布了一個新的解決方案,以速度達數十億位元的串列介面,協助高速印刷電路板(PCB)系統的設計和實行 。這項新的功能可以幫助網路和通訊廠商,加快其產品的上市速度。 



Cadence益華電腦副總裁兼PCB系統部門總經理,Charlie Giorgetti 表示:利用奈米技術所製造的系統單晶片(SoC),能在PCB的層級以每秒一百億位元的資料速度執行作業,屆時工程師將會面臨訊號完整性、時脈的挑戰,以及複雜、多層的繞線問題。而這個新的差動訊號解決方案,讓他們可以在整個設計流程中,建立、限制、模擬和管理各種差動訊號,以便提高作業執行效率,加快產品進入量產的速度。



對於一些複雜的多介面板基板應用,可能會有數百、甚至數千個差動訊號對(differential signal pairs);因此工程師需要花費很長的時間,重複進行多次的配置 - 分析 - 確定 作業,才能夠順利完成一項設計。而Cadence益華電腦新推出以模擬驅動(simulation-driven)的環境,可以讓他們在限制條件管理員(Constraint Manager)中設計非常完整的規則群組,然後使用這些規則來進行配置和繞線,藉此縮短設計的時間。這樣就不需要重複進行多次的作業,而可以在第一次設計就順利達成目標。 



Plexus公司訊號完整性分析小組經理,Joe Socha 表示:SPECCTRAQuest的差動訊號探索、模擬和後續繞線萃取的能力,對於面臨高速串列介面設計之挑戰的設計工程師而言,是一項非常有價值的助益。因為能夠定義出以模擬推導的各項限制條件,並進而完成互動式和自動化的繞線作業;因此可以節省相當可觀的PCB設計時間,並減少進行非常耗費時間與人力的後續繞線分析的需要。



差動訊號的能力,已經被整合在新的15.0版Cadence益華電腦PCB專業級設計環境系列中。這個版本中的SPECCTRAQuestTM SI Expert、Allegro®配置和SPECCTRA® 自動繞線器,也都經過改善。



新的技術帶來新的優勢

• 可以在限制條件管理員(Constraint Manager)中定義非常完整的規則,以便在Allegro中針對差動訊號進行以限制條件驅動的配置。這樣可以減少重複進行且浪費時間的配置 - 模擬 - 確定作業的次數。 

• 可以使用 Allegro,將差動訊號對(differential signal pairs)視為是同一個物件進行處理。此外還可以同時使用抬頭顯示器顯示相位或延遲控制等資訊,以及選擇使用不同的開孔圖案,來進行互動式繞線作業。

• 使用互動式推/衝繞線的方式,來編輯原有的差動訊號或差動訊號群組,並同時維持完整的電子規則/限制條件相容性。這項加入SPECCTRAQuest 和 Allegro中的功能,可以減少在編輯之後才不斷重複進行模擬的需要,節省您寶貴的時間。

• 客製化激勵(custom stimulus)及客製化量測(custom measurement)的功能,可以讓SPECCTRAQuest的使用者進行各種複雜的量測;例如透過IC封裝內的晶片接觸點,來量測接地模式的偏差量。現在使用者可以很快就知道,封裝方式對於差動訊號之效能的影響。