SYNOPSYS通过全面的信号完整性解决方案加强GALAXY设计平台功能

本文作者:admin       点击: 2003-07-01 00:00
前言:
领先半导体厂商采用Galaxy SI实现更快收敛

 

美国加利福尼亚州Anaheim,DAC 2003年6月2日讯——全球领先的集成电路(IC)设计软件领导厂商Synopsys公司(Nasdaq: SNPS)今天正式推出全新的Galaxy™ SI,用于解决串扰延迟、噪声干扰,IR (电压) 下降以及电迁移等问题,这是一项内置在Galaxy设计平台中的完备的信号完整性解决方案。Galaxy SI能够为设计工程师提供全面的抑制、分析和认可等功能,并且能够加快130纳米及以下设计中信号完整性收敛的速度。

STMicroelectronics 公司研发部CAD总监Jean-Pierre Geronimi表示:“为了实现信号完整性抑制和120纳米产品设计的认可,我们在UNICAD 设计环境中应用了Galaxy SI,同时也会采用这一解决方案完成我们下一代90纳米的设计。目前,Synopsys的Galaxy SI已经能够为设计师提供最完备的信号完整性解决方案,整合到我们的流程中后, 能够加快时序收敛以及信号完整性收敛。”

现有的SI解决方案并非十分完备,他们只是将单点工具联合使用,或者要依赖第三方的认可, 这些都会导致信号完整性收敛的延迟,甚至会造成流片失败。相比之下,Synopsys 的Galaxy SI解决方案则能够提供一个整合的平台,为设计流程中从生产到最后认证的所有环节提供完备的SI支持。Galaxy SI利用PrimeTime®的先进延迟计算工具和普遍使用的设计基本工具(如共用的库,约束条件和数据库),保证时序分析和SI分析在整个设计流程中保持一致。设计师们能够从设计规划到布局布线乃至认可的整个过程中,最大限度地减少问题,从而能够更快地达到信号完整性收敛。 Galaxy SI内置在 Galaxy设计平台中,因而易于采用。所有Galaxy SI的功能都被整合到设计平台内已验证的工具中,成为许多客户设计环境的基础。客户可以满怀信心地推出产品,因为Galaxy SI的认证是基于业内最普遍的全芯片静态时序认证解决方案——PrimeTime实现的。

Agere Systems设计技术总监Don Friedberg表示:“应对来自于130纳米及以下设计的挑战,需要用新的解决方案和方法确保时序和SI的收敛。作为新的Galaxy SI解决方案的一部分,使用Synopsys的Astro™能够抑制并修复在布局和布线过程中的串扰感应,我们也因此在数百万门级130纳米设计的SI方面取得了‘一次通过’的成功。”

TSMC 设计与电子服务营销总监Ed Chen表示:“TSMC去年10月首先认可了Synopsys信号完整性工具系列,并使用它们为TSMC的130纳米和Nexsys 90纳米工艺技术增强特殊工艺设计方法。具有高度集成性的信号完整性抑制和分析功能已经被纳入今天公布的TSMC4.0版参考流程中。希望我们的客户能够充分利用这些功能优势,使他们的SoC设计快速实现时序收敛和SI收敛。”

Vitesse 半导体公司产品发展部及以太产品事业部总监Henrik Pallisgaard表示:“为了克服我们在之前的芯片产品设计中的挑战, 我们一直在寻找一个可以使我们现有的工具方面的投资得到回报的SI解决方案, Synopsys 的Galaxy SI解决方案为我们提供了完备的功能套件,可以在我们整个流程中对串扰进行分析和抑制。在近期的设计中, 我们用不到四周的时间实现了芯片级的时序。Galaxy SI使我们在流片环节实现了‘一次通过’的成功,因此,我们已经将它纳入我们的流程中。”

Synopsys 企业应用与营销高级副总裁Sanjiv Kaul 表示:“Synopsys不断加强Galaxy设计平台的功能,以解决我们的客户遇到的设计难题。众多厂商对Galaxy SI的采纳,充分显示了我们提供的信号完整性解决方案的完备性,也证实了客户对Galaxy设计平台的信心。”