CADENCE公司为PALLADIUM加速/仿真系统开发出先进的验证环境
本文作者:admin
点击:
2004-08-11 00:00
前言:
Cadence设计系统(纽约证券交易所代码:CDN)宣布,他们又推出一种新型的性能先进的验证环境,这种验证环境是针对Cadence Incisive Palladium加速/仿真系统而设计的。配上Incisive功能性验证平台,该环境包括为高度复杂的数百万门片上系统设计的验证提供的综合环境。
这种新型的Incisive TBA解决方案,是以标准化合作仿真模型接口(SCE-MI)为基础,通过减少运行于工作站中的测试平台testbench和仿真系统测试中的设计之间的通信,来提高Palladium系统的模拟加速性能。其运行特点包括:对各种长度信息的支持、更快速的流模式、transaction记录能力和对定时和非定时testbench组件的支持。该解决方案同Incisive统一模拟器保持完全一致,缩短了开发时间,确保了testbench及IP验证模式的可重用性。
通过将总线接口解决方案、软件应用、硬件仿真、真实数据连接、以及由外部测试仪产生激励整合到一个完整环境中,芯片或整个系统在开发周期的较早时期就可以被全面验证——这样就减少了几个月的验证周期,从而使获得高质量和一次通过芯片以及可靠软件的机会大大提高。
目前,新的速度匹配桥(SpeedBridge)的解决方案包括PCI-Express桥(可支持多达16线)、具有连接“真实网络”和第三方测试仪能力的多以太网桥 (10/100, 1GB and 10GB)以及加强型视频桥(Video SpeedBridge)。USB SpeedBridge 解决方案将在2004年下半年上市。利用Palladium的连接动态目标系统的能力,多种软件调试器可以与被仿真设计连接,从而允许系统运行时的硬件软件的集成和调试的灵活性。
利用Incisive平台的多语言功能,Palladium 系统环境增加了对Verilog 2001(设计语言)和SystemC/SCV(SystemC验证库)(测试平台语言)的支持。对不同标准和语言的广泛支持,使得客户方便和高效地进行所有设计过程中的加速和仿真工作。在这种环境下,用户能够轻松高效地把设计代码从模拟环境转向Palladium系统中,节省了总验证时间。System Verilog将从 2004年下半年分阶段推出。