Cadence 宣布新的OrCAD 技术以缩短PCB设计周期

本文作者:admin       点击: 2004-09-08 00:00
前言:
【2004年8月11日美国加利福尼亚州圣何塞市】Cadence设计系统公司(纽约证券交易所及纳斯达克证券交易所交易代码:CDN)今日宣布,专为OrCAD®产品线设计的、基于PSpice的新仿真技术能够缩短电力电子、军事/航天以及自动化产业内的PCB设计周期。由Cadence和Cybernet系统公司(日本)协同开发的新PSpice SLPS接口,体现了业已通过验证的Cadence® PSpice ®技术同MathWorks居于行业领导地位的MATLAB®和Simulink®产品的无缝整合,支持电子系统同机械系统的协同仿真,这使得在设计周期早期监测到关键问题更加容易。一旦设计融入了该新PSpice Smoke选项中的“电应力”(stress analysis),那么我们就可以在设计周期的早期分析并改进这些设计的可靠性。

MathWorks公司Jim Tung表示:“我们很欢迎PSpice同我们的MATLAB 和Simulink产品的整合。对于充分利用自动化、军事/航天以及电力电子领域内带有基于模型的设计工具的、节约成本的先进PCB设计解决方案来说,这绝对是重要且正确的一步!”

当前,很多公司都分开设计和测试系统级的电子产品。如果采用该方法,在进入原型阶段之前,很多集成的题都很难发现,这显然会导致产品上市时间的延迟。而PSpice SLPS接口和MATLAB/Simulink 产品之间新的整合将有助于设计师避免上述问题。在很都例子中都实现了只需一个原型即可完成一次成功的系统设计。

PSpice SLPS 仿真环境支持精确电子模块的替换,这使得MATLAB/Simulink的联合仿真得以实现并且相应地使设计师们能够识别并且纠正系统中电气集成问题。同时帮助更早地在系统设计中发现错误,从而节约了系统设计中经常花费在调试测试板的时间与金钱。借助PSpice Smoke选项,设计师们进行电应力分析以验证电子元件运行时是否满足制造商们的“安全操作限制或降额限制”。Smoke工具标记出了诸如功率消耗、二次崩溃限制、电流/电压以及结温限制等违规之处。由于可以在设计级检测出热力违规,因此可以使设计反复最小化。

“对OrCAD产品的最新更新进一步说明了我们对该市场的持续承诺,尤其对我们服务的PCB设计师来说,更是如此。Cadence一直都是PCB设计领域的先行者,并且该项新技术也反映出我们为开发出创新的OrCAD解决方案所投入的持续努力。”Cadence 的OrCAD产品总监Steve Kamin如是说。

现在即可获得的PSpice SLPS接口同PSpice Smoke选项能够与电力电子的整个PCB设计流程无缝结合,该PSpice产品已经成为“OrCAD Capture到OrCAD Layout”及“OrCAD Capture 到Allegro PCB”流程的一部分。

OrCAD产品正通过解决方案供应商的全球网络分发。更多有关OrCAD的信息,敬请访问www.orcad.com。