CADENCE彻底改造VIRTUOSO平台满足新一代复杂定制IC设计需求
本文作者:admin
点击:
2006-09-14 00:00
前言:
全球电子设计创新领导者Cadence设计系统公司(NASDAQ: CDNS)近日公开了适用于高级模拟、混合信号、射频和定制数字设计的全新Virtuoso® 定制设计平台。该平台为设计团队提供了集成技术,满足各种工艺节点和设计式样的需求,包括传统的模拟、SiP、混合信号、射频SoC和从180到45纳米的数字元件特性验证。
个人消费电子和无线产品的发展大幅提高了器件中定制、模拟、混合信号和射频内容,当专家资源供应有限时,存在极大的设计复杂性。Cadence在这一领域有领先优势,全新的Virtuoso平台采用了集成的设计环境、有着约束管理的出色能力以及验证、底层规划和布线的新技术。采用了新的Virtuoso平台,客户可以通过加速的总IC设计流程提高生产力,提高设计精确度将重新投片率最小化;并提供差异化、高质量的定制芯片,满足规划好的上市时间安排。
新Virtuoso平台已经由多家半导体和无工厂设计公司进行过beta测试,包括Avago Technologies、Infineon Technologies、National Semiconductor Corporation、PMC-Sierra、QUALCOMM和Renesas Technology。
易用的集成设计环境
Virtuoso平台通过采用新的解决方案,以及提高IC开发中的易用性,大幅缩短了上市时间,提高了设计效率和设计师的生产力。独特的集成设计环境采用了普通的控制台,让设计师可以采用类型广泛的设计方案,满足了模拟、混合信号和射频设计越来越高的要求。
“我们的客户要求有更高的设计效率,以满足当今复杂模拟、混合信号和射频设计的更高难度。”Jazz Semiconductor技术与工程部副总裁Marco Racanelli说,“我们已与Cadence合作为我们最新的0.13微米工艺提供了一套基于新的Virtuoso平台的工艺设计套件(PDK),加上我们的芯片精确模型,将为我们的普通客户提供发挥全部设计潜力,和加快上市时间所需的全新能力。”
自动化约束驱动法;设计链沟通
Virtuoso平台引进了一套自动化约束驱动法用于定制设计,帮助设计团队在整个设计流程中维持设计意图。从规格到布图再到验证,该平台将复杂设计约束的沟通与应用自动化。此外,Virtuoso平台是建立于OpenAccess基础之上的。由于使用的是通用数据库,让设计团队可以使用更为精密的多公司设计链,将Virtuoso平台与Cadence Encounter®数字IC设计和Incisive®功能验证平台结合,进行高度复杂的混合信号设计,不管模拟与数字电路的比例是多少,Cadence Allegro®系统互连设计平台将会满足新兴的65纳米SiP设计的需求。这帮助提高了多种解决方案之间的互用性,将设计方案与流程综合,降低了设计支持成本。
“新Virtuoso平台让设计师可以解决来自通讯和消费电子市场的最复杂的模拟和射频设计需求。”Cadence产品营销全球副总裁Charlie Giogetti说,“Virtuoso平台是Cadence解决方案极具深度的典型范例——它提供了从规格到布图再到验证的一切,由集成约束驱动法所驱动,第一次将电子和物理设计邻域联系起来。我们的客户将会获得更快的设计时间,减少出错率,提高可预测性以及一次性设计成功的可能性。”
多级配置
为了满足客户对于设计软件的不同需求,Virtuoso平台将会采用多级配置的方式提供,Virtuoso L、XL和GXL提供了为特定设计复杂度贴身设计的多种技术级别。
新Virtuoso平台将会在CDNLive!硅谷技术大会上展出,该会将于9月12~15日期间在加州圣荷塞举办。想了解更多信息请访问:http://www.cadence.com/cdnlive/
关于Cadence
Cadence公司(Nasdaq股票代码:CDNS)成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、设计方法和服务,来设计和验证用于消费电子产品、网络和通讯设备以及计算机系统中的尖端半导体器件、印刷电路板和电子系统。Cadence 2005年全球公司收入约13亿美元,现拥有员工约5100名,公司总部位于美国加州圣荷塞市,公司在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。
关于公司、产品及服务的更多信息,敬请浏览公司网站 www.cadence.com.cn