Synopsys在SoC设计方法学领域取得进展

本文作者:admin       点击: 2011-04-13 00:00
前言:
新思科技有限公司(Synopsys)和可编程逻辑行业领导者Xilinx公司,日前宣布推出《基于FPGA的原型方法手册》一书(FPMM),这是一本以FPGA为平台进行系统级芯片(SoC)开发的实用指南。

“Synopsys一直关注设计领域前瞻性的方法学的研究,Synopsys关于设计验证的方法学方面的书籍一直在出版。它们被设计师广泛采用并帮助他们变得更加高效。Synopsys和Xilinx之间的合作,以及在原型技术方面多位知名行业领导者的贡献,使人们有可能从FPMM中获得最佳的方法,从而为其他使用者从中学习经验铺平了道路和有助于加速系统验证。”  Synopsys解决方案营销总监David Park说道.

《基于FPGA的原型方法手册》这一本手册凝结了来自BBC研发、Design of System on Silicon S.A. (DS2) 、飞思卡尔半导体、LSI、NVIDIA、意法半导体和德州仪器公司工程师团队的宝贵设计和验证专业知识,他们已经成功地采用基于FPGA的原型技术来加速复杂 ASIC和SoC开发项目。

手册涵盖了基于FPGA原型开发的所有方面,包括了解原型技术的挑战和好处、在FPGA上实施SoC设计,以及最后用于软件和硬件验证。Synopsys 和Xilinx希望FPMM能够成为基于FPGA原型的在线互动社区的推动者,在该社区原型工程师们能够提交挑战和交换最好的实践经验。

FPMM的作者为来自Synopsys的Doug Amos和Rene Richter,以及Xilinx公司的Austin Lesea,他们都是FPGA技术和采用FPGA进行原型设计方面的专家。鉴于SoC设计通常被创建用于ASIC的技术实现, 因此这就为在一个或多个FPGA器件上进行实施提出了具体的挑战。作者们意识到了这点,因此编写了这本不仅能帮助原型技术新手,而且能帮助富有经验的团队和项目领导者的独特的参考指南。FPMM除了从通过组建定制板进行虚拟原型到购买完整的原型系统对原型技术选择范围进行全面评述外,还概括出一种叫做“为原型设计”(Design-for-Prototyping)的方法。该方法为原型设计将基于FPGA的原型无缝集成到ASIC/SoC项目上,这样设计能够更加容易地进行实现,从而能够最早地向终端用户提供产品。通过连接到虚拟原型这样的系统级工具,这种方法为更早期的软件开发和项目进行首次软硬件集成时的关键后期阶段时提供了更高生产效能。

Xilinx全球营销和业务拓展高级副总裁Vincent Ratford说:“FPMM将会成为ASIC设计师和原型设计师的宝贵资源,因为它是业界将大量信息收集成册、并且对在FPGA硬件上成功实现ASIC设计原型所面临的挑战和解决方案做出概述的首次尝试” 

Synopsys同时还宣布了HAPS-600 系列,这是其HAPS系列基于现场可编程门阵列(FPGA)原型验证系统中容量最高的一款产品。HAPS-600系列将基于FPGA的原型验证系统容量扩展到高达相当于8100万ASIC门,从而确保了各种更大SoC项目的早期软件开发。与HAPS-60系列产品相似,HAPS-600系列基于Xilinx 的Virtex-6 LX760 FPGA器件,可提供高达200MHz的性能。
HAPS系列提供了一种集成化和可扩展的硬件加软件解决方案,硬件和软件设计团队可通过这种解决方案进行软件开发和验证SoC硬件,从而确保在流片之前进行硬件/软件集成。

David Park表示 “涵盖了从ASIC RTL编码到基于FPGA原型验证的各个过程的HAPS-600系列,其高度自动化软件流程,能够帮助设计师们缩短初始周转时间和减少随后的重复工作。”